数字电路中去耦电容的作用

发表于2012-02-09     1461人浏览     0人跟帖     总热度:10  


数字电路输出信号电平转换过程中会产生很大的冲击电流,在供电线和电源内阻上产生较大的压降,使供电电压产生跳变,产生阻抗噪声(亦称开关噪声),形成干扰源。
一、冲击电流的产生
(1)输出级控制正负逻辑输出的管子短时间同时导通,产生瞬态尖峰电流
(2)受负载电容影响,输出逻辑由“0”转换至“1”时,由于对负载电容的充电而产生瞬态尖峰电流。瞬态尖峰电流可达50ma,动作时间大约几ns至几十ns。

二、降低冲击电流影响的措施
(1)降低供电电源内阻和供电线阻抗
(2)匹配去耦电容

三、何为去耦电容
在IC(或电路)电源线端和地线端加接的电容称为去耦电容。

四、去耦电容如何取值
去耦电容取值一般为0.01~0.1uf,频率越高,去耦电容值越小。

五、去耦电容的种类
(1)独石 (2)玻璃釉 (3)瓷片 (4)钽

六、去耦电容的放置
去耦电容应放置于电源入口处,连线应尽可能短。

扫码加入筑龙学社  ·  电气工程微信群 为您优选精品资料,扫码免费领取
分享至

分享到微信朋友圈 ×

打开微信"扫一扫",扫描上方二维码
请点击右上角按钮 ,选择 

newnewlee

中国  | 建筑电气

36 关注

58 粉丝

40 发帖

0 荣誉分

该博主未添加简介

猜你爱看

添加简介及二维码

简介

还可输入70字

二维码(建议尺寸80*80)

发站内信息

还可输入140字
恭喜您已成功认证筑龙E会员 点击“下载附件”即可
分享
入群
扫码入群
马上领取免费资料包
2/20